Bài tập 4-14: Thiết kế mạch đếm nhị phân 4 bit – đếm xuống.
Thứ Hai, 13 tháng 4, 2015 - Blade1407
Xem với phiên bản web đầy đủ
Xem với phiên bản web đầy đủ
library IEEE;
use IEEE.STD_LOGIC_1164.ALL;
use IEEE.STD_LOGIC_ARITH.ALL;
use IEEE.STD_LOGIC_UNSIGNED.ALL;
entity DEM_NHIPHAN_4BIT is
Port ( R : in STD_LOGIC;
CLK : in STD_LOGIC;
Q : out STD_LOGIC_VECTOR (3 downto 0));
end DEM_NHIPHAN_4BIT;
architecture HANH of DEM_NHIPHAN_4BIT is
begin
PROCESS (CLK,R)
VARIABLE QTAM: STD_LOGIC_VECTOR(3 DOWNTO 0):="1111";
BEGIN
IF R='0' THEN QTAM:="0000";
ELSIF CLK='1' AND CLK'EVENT THEN
QTAM:=QTAM-1;
END IF;
Q <= QTAM;
END PROCESS;
end HANH;
// Chọn Clock : 10-160-...-160-80-40-20
Bài liên quan
- Bài tập 4-14: Thiết kế mạch đếm nhị phân 4 bit – đếm xuống.
- Bài tập 3-2:Thiết kế mạch giải mã 2 đường sang 4 đường với ngõ ra tích cực mức thấp và có một tín hiệu cho phép E1 tích cực mức cao, và một tín hiệu cho phép E2 tích cực mức thấp
- Bài tập 3-1: Thiết kế mạch giải mã 2 đường sang 4 đường với ngõ ra tích cực mức thấp và có một tín hiệu cho phép E tích cực mức cao.
- Bài tập 3-19: Thiết kế mạch giải mã led 7 đoạn cho số nhị phân ngõ vào 3 bit để hiển thị các số tương ứng từ 0 đến 7
- Bài tập 3-16: Thiết kế mạch chuyển đổi số nhị phân 8 bit thành số BCD.
Nhận xét
Không có nhận xét nào:
Đăng nhận xét